IF和RF接收器设计用于通信基础设施应用。宽输入带宽和高采样速率支持靠近天线实现数字化。片内后置数字信号处理支持且可用的各种接收器架构(如零IF、直接RF接收器IF采样)可用于偏置FPGA或数字ASIC中的需求并降低模拟滤波要求。
AD6674是一款385 MHz带宽混合信号中频(IF)接收器。内置双通道、14位1.0 GSPS/750 MSPS/500 MSPS模数转换器(ADC)和各种数字信号算法模块,包括四个宽带DDC、一个NSR和VDR监控。它具有片内缓冲器和采样保持电路,专门针对低功耗、小尺寸和易用性而设计。该产品设计支持通信应用,能够实现高达2 GHz的宽带宽模拟信号采样。AD6674针对宽输入带宽、高采样速率、出色的线性度和小封装低功耗而优化。
这款双通道ADC内核采用多级、差分流水线架构,并集成了输出纠错逻辑。每个ADC均具有宽带宽输入,支持用户可选的各种输入范围。集成基准电压源可简化设计考量。
应用
分集多频段、多模数字接收器 3G/4G、TD-SCDMA、W-CDMA、GSM、LTE、LTE-A
DOCSIS 3.0 CMTS上游接收路径
HFC 数字反向路径接收机
AD9869是一款混合信号前端(MxFE®) IC,适合要求发射路径和接收路径功能的收发器应用,数据速率可达80 MSPS。该器件是AD9866的低成本、引脚兼容版本,去除了电流放大器(IAMP) IOUTP功能,并将PLL VCO工作频率范围限制在80 MHz至200 MHz。
该器件非常适合半双工和全双工应用。该数字接口较为灵活,可与支持半双工或全双工数据传输的数字后端实现简单接口,因此AD9869经常用来取代分立式ADC和DAC解决方案。省电模式能够降低个别功能模块的功耗,或者在半双工应用中关断未使用的模块。串行端口接口(SPI)允许对许多功能模块进行软件编程。片内PLL时钟乘法器和频率合成器提供所有需要的内部时钟,以及单晶振或时钟源的外部时钟。
发射信号路径由2×/4×低通插值滤波器、12位TxDAC和线路驱动器组成。在输入数据速率为80 MSPS时,发射路径信号带宽可以高达34 MHz。TxDAC提供差分电流输出,可将该输出直接导引至外部负载,或导引至内部低失真电流放大器(IAMP),后者能够提供17 dBm峰值信号功率。发射功率可以进行数字控制,范围为19.5 dB,步进为0.5 dB。
接收路径由可编程放大器(RxPGA)、可调谐低通滤波器(LPF)和12位ADC组成。低噪声RxPGA具有−12 dB至+48 dB的可编程增益范围,步进为1 dB;对于36 dB以上的增益设置,其折合到输入端的噪声低于3 nV/√Hz。接收路径LPF截止频率可以在15 MHz至35 MHz范围内设置,或者简单地予以旁路。12位ADC可以在至80 MSPS范围内实现出色的动态性能。RxPGA和ADC均能提供可调整的功耗,以实现功耗/性能优化。
AD6657A是一款11位、200 MSPS、四通道中频(IF)接收机,专为在要求高动态范围性能、低功耗和小尺寸的电信应用中支持多天线系统而设计。
该器件包括四个高性能ADC和NSR数字模块。各ADC采用多级、差分流水线架构,并集成了输出纠错逻辑。ADC差分流水线的级包含一个宽带宽开关电容采样网络。集成基准电压源可简化设计。占空比稳定器(DCS)补偿ADC时钟占空比的波动,使转换器保持出色的性能。
各ADC的输出内部连接到NSR模块。集成NSR电路能够提高奈奎斯特带宽内较小频段的信噪比(SNR)性能。该器件支持两种不同的输出模式,通过外部MODE引脚或SPI可以选择输出模式。
如果使能NSR特性,则在处理ADC的输出时,AD6657A可以在有限的部分奈奎斯特带宽内实现更高的SNR性能,同时保持11位输出分辨率。可以对NSR模块进行编程,以提供采样时钟22%、33%或36%的带宽。例如,当采样时钟速率为185 MSPS时,在22%模式下,AD6657A可以在40 MHz带宽内实现75.5 dBFS的SNR;在33%模式下,它可以在60 MHz带宽内实现73.7 dBFS的SNR;而在36%模式下,则可以在65 MHz带宽内实现70.0 dBFS的SNR。
如果禁用NSR模块,则ADC数据直接以11位的分辨率提供给输出端。这种工作模式下,AD6657A能够在整个奈奎斯特带宽内实现66.5 dBFS的SNR。因此,AD6657A可以用于电信应用,例如使用更宽带宽的数字预失真观测路径。
经过数字信号处理后,多路复用输出数据路由至两个11位输出端口,数据速率为400 Mbps (DDR)。这些输出设置为1.8 V LVDS,支持ANSI-644电平。AD6657A接收机能够对很宽的中频频谱进行数字化处理。各接收机设计用于同步接收不同的天线。该IF采样架构与传统的模拟技术或较低集成度的数字方法相比,能大幅度降低器件的成本和复杂度。
灵活的关断选项可以明显降低功耗。器件设置与控制的编程利用三线式SPI兼容型串行接口来完成;该接口提供多种工作模式,支持电路板级系统测试。